目录

说明

Switch to the English version


FX300

  • 基于VU5P的FPGA加速卡的开发套件

  • 每个FPGA加速卡可以使用的主要接口如下:

    • 1个pcie gen3 x8 接口
    • 2个ddr4 RDIMM接口
    • 2个100Gbps 以太网接口
  • PCIE支持的特性:

    • 2个PF(physical function)
    • PF0供用户使用,Bar0空间大小为32MB,Bar1空间大小为64KB
    • PF1管理侧使用,Bar0空间大小为32MB,Bar1空间大小为128KB
  • 用户逻辑和静态逻辑之间的接口特性:

    • 用户逻辑和静态逻辑之间的数据通道是512 bit位宽的AXI4-MM接口
    • 用户逻辑和静态逻辑之间的控制通道是32 bit位宽的AXI4-Lite接口
  • DDR接口划分:

    • 2个DDR控制器放置在用户逻辑部分
    • 支持用户最多使用2个DDR控制器
  • 基于SDx 2017.4.op软件平台,支持c/c++/opencl语言开发设计

  • 详细使用方法见:README

FX600

  • 每个FPGA加速卡可以使用的主要接口如下:

    • 1个pcie gen3 x 16 接口
    • 4个ddr4 RDIMM接口
    • 2个100Gbps 以太网接口
  • PCIE支持的特性:

    • 2个PF(physical function)
    • PF0供用户使用,Bar0空间大小为32MB,Bar1空间大小为64KB
    • PF1管理侧使用,Bar0空间大小为32MB,Bar1空间大小为128KB
  • 用户逻辑和静态逻辑之间的接口特性:

    • 用户逻辑和静态逻辑之间的数据通道是512 bit位宽的AXI4-MM接口
    • 用户逻辑和静态逻辑之间的控制通道是32 bit位宽的AXI4-Lite接口
  • DDR接口划分:

    • 4个DDR控制器放置在用户逻辑部分
    • 支持用户最多使用4个DDR控制器
  • 提供FLASH CTRL、HWICAP CTRL、IIC MASTER组件与样例工程

关于
2.0 MB
邀请码
    Gitlink(确实开源)
  • 加入我们
  • 官网邮箱:gitlink@ccf.org.cn
  • QQ群
  • QQ群
  • 公众号
  • 公众号

版权所有:中国计算机学会技术支持:开源发展技术委员会
京ICP备13000930号-9 京公网安备 11010802032778号