Match the 330 version
Switch to the English version
基于VU5P的FPGA加速卡的开发套件
每个FPGA加速卡可以使用的主要接口如下:
1个pcie gen3 x8
2个ddr4
2个100Gbps
PCIE支持的特性:
2个PF
PF0
PF1
用户逻辑和静态逻辑之间的接口特性:
512 bit
32 bit
DDR接口划分:
2个DDR控制器
基于SDx 2017.4.op软件平台,支持c/c++/opencl语言开发设计
c/c++/opencl
详细使用方法见:README
1个pcie gen3 x 16
4个ddr4
4个DDR控制器
提供FLASH CTRL、HWICAP CTRL、IIC MASTER组件与样例工程
版权所有:中国计算机学会技术支持:开源发展技术委员会 京ICP备13000930号-9 京公网安备 11010802032778号
说明
Switch to the English version
FX300
基于VU5P的FPGA加速卡的开发套件
每个FPGA加速卡可以使用的主要接口如下:
1个pcie gen3 x8接口2个ddr4RDIMM接口2个100Gbps以太网接口PCIE支持的特性:
2个PF(physical function)PF0供用户使用,Bar0空间大小为32MB,Bar1空间大小为64KBPF1管理侧使用,Bar0空间大小为32MB,Bar1空间大小为128KB用户逻辑和静态逻辑之间的接口特性:
512 bit位宽的AXI4-MM接口32 bit位宽的AXI4-Lite接口DDR接口划分:
2个DDR控制器基于SDx 2017.4.op软件平台,支持
c/c++/opencl语言开发设计详细使用方法见:README
FX600
每个FPGA加速卡可以使用的主要接口如下:
1个pcie gen3 x 16接口4个ddr4RDIMM接口2个100Gbps以太网接口PCIE支持的特性:
2个PF(physical function)PF0供用户使用,Bar0空间大小为32MB,Bar1空间大小为64KBPF1管理侧使用,Bar0空间大小为32MB,Bar1空间大小为128KB用户逻辑和静态逻辑之间的接口特性:
512 bit位宽的AXI4-MM接口32 bit位宽的AXI4-Lite接口DDR接口划分:
4个DDR控制器提供FLASH CTRL、HWICAP CTRL、IIC MASTER组件与样例工程